不止布赶过去几年
新浪科技讯北京时间12月13日早间消息,目标据报道,不止布赶日前,英特美国电脑芯片巨头英特尔旗下的超星“组件研究集团”对外公布了多项新技术,据称可以在未来十年帮助英特尔芯片不断缩小尺寸、台积提升性能,电战堆叠其中的晶体一些技术准备将不同芯片进行堆叠处理。
在美国旧金山举办的目标一次国际半导体会议上,该团队通过多篇论文公布了上述新技术。不止布赶
过去几年,英特在制造更小、超星更快速的台积芯片方面(所谓“X纳米芯片”),英特尔输给了中国台湾的电战堆叠台积电和韩国三星电子两大对手;如今,英特尔正在千方百计重新赢得芯片制造领域的晶体领导者地位。
此前,目标帕特·基辛格(PatGelsinger)担任英特尔信任首席执行官之后,推出一系列在2025年重新赢得优势地位的商业发展规划。而这一次该公司技术团队推出了一系列“技术性武器”,帮助英特尔在2025年后一直保持技术优势。
据报道,传统的芯片制造都是在二维方向上,在特定面积内整合更多晶体管。英特尔技术团队提出了一个新的技术突破方向,那就是在三维方向上堆叠“小芯片”(或“芯片瓦”),从而在单位体积内整合更强大的晶体管和计算能力。该公司展示的技术显示,可以在相互叠加的小芯片上实现十倍于传统数量的通信连接管道,这也意味着未来小芯片一个叠加在另外一个“身上”的空间很广阔。
半导体上最重要、最基本的组件是晶体管,它们相当于一个开关,代表数字逻辑体系的“1”或“0”状态。英特尔在这次大会上公布的一项可能是最重要的研究成果,正好展示了一种相互堆叠晶体管的新技术。
英特尔技术团队表示,通过晶体管堆叠技术,可以使得在单位尺寸内整合的晶体管数量增长三成到五成。单位面积的晶体管数量越多,半导体的性能也就越强大,这正是全球半导体行业在过去50多年时间里不断发展的最重要原因和规律。
在接受新闻界采访时,英特尔“组件研究集团”总监兼高级工程师保罗·费舍尔(PaulFischer)表示,通过把半导体零组件一个堆叠在另外一个身上,英特尔技术团队可节省芯片空间,“我们正减少芯片内部连接通道的长度,从而节省能耗,这样不仅提高芯片成本效益,更能增强芯片性能。”
相关阅读
- 交通运输部:上周邮政快递累计揽支量约14.08亿件,环比删减154.61%
- 液体焦糖色固形物含量、锤度、密度、比重、波美度检测方法的探讨(二)
- 孕前几个月注意事项和饮食
- 玻璃库存高位 需求恢复缓慢,行业资讯
- 张庭林瑞阳公司涉嫌传销被查处 TST庭奥妙民专回应
- 玻璃茶具使用什么材料好 使用玻璃茶具泡茶好不好,行业资讯
- 农药残留的风险性评价
- 玻璃瓶生产工艺主要流程 玻璃瓶作为包装容器好吗,行业资讯
- PUMA携手《德克斯特的实验室》推出全新联名球鞋
- 备孕检查必备材料清单:全面解析,轻松备孕不忽略任何环节
- JNBY by JNBY 换季出游 怎么穿才能既时尚又实用?
- 四月季节适合穿什么 不如照着MINI PEACE这样搭配
- 讲讲本身深切的感受励志案牍配图?感情书单案牍素材
- 光学玻璃主要分成哪几类 什么是光学玻璃的冷加工,行业资讯
- 单枞茶酒的抗氧化活性评价(二)
- 玻璃市场发展趋势,一起来看看吧!,行业资讯
- 湛流环保 声波吹灰器 性价比超高,企业新闻
- 广西桂林:筑牢灾后食品安全堤坝
- 玻璃市场发展趋势,一起来看看吧!,行业资讯
- 吉林镇赉:开展药品安全知识科普活动